185 6623 8999
sales@mydled.com 诚信12年导读:我们今天来深入了解LED显示屏的全彩换面是由什么控制的?相信大家都很好奇很想知道答案,可是我们需要首先来认识它是什么?这是一种ARM+FPGA脱机控制系统,也是一种PC+DVI接口的解码新品和FPGA芯片联合控制系统,这就是我们今天需要来了解的神秘主角,我们将一步一步的来揭晓答案,下面就跟随美亚迪小编一起来了解!
我们今天来深入了解LED显示屏的全彩换面是由什么控制的?相信大家都很好奇很想知道答案,可是我们需要首先来认识它是什么?这是一种ARM+FPGA脱机控制系统,也是一种PC+DVI接口的解码新品和FPGA芯片联合控制系统,这就是我们今天需要来了解的神秘主角,我们将一步一步的来揭晓答案,下面就跟随美亚迪小编一起来了解!
DVI全称为Digital Visual Interface,它是基于TMDS(Transition Minimized Differential Signaling,最小化传输差分信号)电子协议作为基本电气连接。TMDS是一种微分信号机制,可以将像素数据编码,并通过串行连接传递。显卡产生的数字信号由发送器按照TMDS协议编码后通过TMDS通道发送给接收器,经过解码送给数字显示设备。另外一种则是DVI-I接口,可同时兼容模拟和数字信号。兼容模拟幸好并不意味着模拟信号的D-Sub接口可以连接在DVI-I接口上,而是必须通过一个转换接头才能使用,一般采用这种接口的显卡都会带有相关的转换接头。本文叙述中用到的接口是DVI-D全数据接口。
FPGA芯片可以实现对DDR_SDRAM最大时钟为200MHz的控制。在该系统中用到的DVI解码芯片是TI公司生产的芯片型号为tfp401的解码芯片,该芯片通过接收由计算机DVI接口传输来的编码图像数据,输出到DVI解码芯片,该芯片将串行数据解码成24位的R(Red)、G(Green)、B(Blue)三原色并行数据,以及行同步、场同步、数据使能和时钟信号,然后将解码后的RGB图像数据、行同步、场同步、数据使能和时钟控制信号送给FPGA芯片,将图像数据缓冲到FPGA芯片的FIFO中,在这里须注意,当采集图像的分辨率很大时,该数据传输的时钟信号最高可达到165MHz,输出的并行图像数据为24位的数据,所以最大带宽可达到3.96GHz,在选取外部存储器是须考虑带宽的要求。
①FPGA芯片输出端连接驱动电流芯片
该接口的使用适合于输出的是多路驱动电流芯片,用FPGA芯片输出管脚时序控制多路外部驱动电流芯片,驱动电流芯片再对RGB发光二极管进行控制,最后将整个电脑想要显示的图像显示到大屏幕LED上。
②接收端为以太网线的接口
该接口适合于对一路输入DVI解码芯片接口图像的输出,该接口可以用于远距离传输图像信息,应用于大屏幕的LED的显示。
总结:以上就是今天美亚迪小编跟大家分享的关于“LED全彩显示屏都是由什么来控制的呢?”全部内容,对此还有想要深入了解了LED显示屏的知识点的朋友可以直接继续浏览本网技术交流栏目和行业新闻栏目等,希望可以帮助到您,同时对于想要购买LED显示屏的朋友可以直接拨打本网的手机电话下单或者在线下单及在线留言下单等途径,可以更好的为您服务!
免责声明:部分文章信息来源于网络以及网友投稿,本网站只负责对文章进行整理、排版、编辑,是出于传递 更多信息之目的,并不意味着赞同其观点或证实其内容的真实性,如本站文章和转稿涉及版权等问题,请作者在及时联系本站,我们会尽快处理。